![]() |
||
*停權中*
加入日期: Oct 2003 您的住址: 蒸籠
文章: 1,149
|
引用:
引用:
對丫 ~ 休息後燒就退了 , 果然是之前操過頭了 ~ =.=\\b 引用:
感謝 !! 已收下 ~ ^^ |
||||||||||
![]() |
![]() |
*停權中*
加入日期: Oct 2003 您的住址: 蒸籠
文章: 1,149
|
0936010大大 , 能否請教你身邊的人都像你這般對這方面了解的這麼清楚的嗎 ?
因為我身邊沒有這類魔人 , 多是一群沒在做功課的 , 好心分享一些資訊還要被人質疑再三 , 甚至某些觀念還有衝突 ~ 比方說就有人會說MX 440比9200好 , 因為完整支援DX 8 , 以及支援部份DX 9 , MX 4000和5200差不多 ... 我說 : 那不是FX 5200的業務範圍嗎 ? MX 440只支援到DX 7吧 , G4 Ti才有支援DX 8呀 ... ... ... 還沒講完 , 沒人要理我 , 我又被視為怪咖 ~ T_T 另外我想請教 , 記得之前對DDR II的印象是 "除了雙緣觸發 , 又做了一次被頻 " , 所以同時脈下會多出一倍的傳輸量 , 可是後來有看到某位大大PO文說到 , 一條DDR II相當於4通道的DDR I ... 還有說到緩衝什麼的 (我忘記存到拿去了) , 不知你這方面是否有所心得呢 ? 謝謝 !! |
||
![]() |
![]() |
Advance Member
![]() ![]() 加入日期: Jan 2002
文章: 437
|
引用:
個人電腦範疇的部份, 內建顯示的話在存取記憶體效率上確實會有折扣, 不過其他週邊是沒問題的, AGP8X也僅2.1GB/s, 即使是PCI-X 133MHz也僅1.06GB/s, 未來加入PCI-E x16的話, 800MHz HTT會不敷使用, 而1GHz HTT剛好夠用 所以我才認為s939提高HTT時脈有可能是為了PCI-E作準備 至於s754, 其記憶體頻寬總共也只有3.2GB/s, 提高HTT也是白搭 而南橋介面所連接的裝置, 目前應該還沒有南北橋之間連接速率超過4GB/s 所以就算真的要有瓶頸也是南北橋之間的問題(Intel Hub-Link 266MB/s都可以活這麼久了..) 應該不會有多個裝置同時讀取記憶體的情形, 因此HTT bus目前應該是相當夠用 但是AMD應該考慮提高Opteron的HTT速率, Opteron的SMP是架構在HTT link上 讀取其他CPU的記憶體是透過HTT link, 這樣效率就會打折扣了 此文章於 2004-09-02 01:29 AM 被 藍鯨 編輯. |
|
![]() |
![]() |
Master Member
![]() ![]() ![]() ![]() 加入日期: May 2001
文章: 2,239
|
引用:
以DDR2-533為例 |------RAM MODULE------| 記憶細胞陣列<-->記憶晶片I/O<-->外部記憶體控制器 DDR2的部分呢,應該是外部給一個ref CLK,而記憶晶片的IO部分會以ref CLK的兩倍頻作為動作時脈,然後對外仍以DDR(Double Data Rate)的方式傳輸,不過記憶晶片的記憶細胞陣列仍是以ref CLK作為核心時脈,只不過對記憶晶片的IO部分使用了以往DDR記憶細胞的兩倍資料寬度,所以整體對外來說,每個RAM ref CLK可以有四個傳輸動作,這樣的好處在於細胞核心可以較低的時脈運作,且在功率消耗方面也比較低。所以DDR2-533就可以只需要外部的133MHz ref CLK即可達到所謂的533Mega Transaction/s,而不需要以往DDR的266MHz ref CLK。 故DDR2-533所標示的還是它的每秒動作傳輸次數,計算頻寬上面不用在加倍,例如DDR2-400還是一樣為PC3200(400M*8Byte資料寬度)而DDR2-533就是為PC4300。不過話雖如此,DDR2的Latency(時間延遲)比起以往的DDR要長,所以在高時脈的狀況下才能有比較好的表現。 此文章於 2004-09-02 09:06 AM 被 0936010 編輯. |
|
![]() |
![]() |
Elite Member
![]() ![]() ![]() ![]() ![]() 加入日期: Mar 2001 您的住址: 桃園縣龜山鄉
文章: 12,765
|
是因為Prefetch從2bit-->4bit嗎??
__________________
請不要再用打的方式教育小狗,有愛心的人請買以下的書來讀好嗎??謝謝您 別只給我一根骨頭 狗狗的異想世界 貓狗大戰:寵物行為四週集訓 愛咪咪的異想世界 終於還完12x萬的負債,以後不敗家了 阿斗的歷史名言:此間樂,不思蜀 ![]() |
![]() |
![]() |
Master Member
![]() ![]() ![]() ![]() 加入日期: May 2001
文章: 2,239
|
引用:
是的 ![]() DDR:2n data prefetch DDR2:4n data prefetch n視單元數量而定 |
|
![]() |
![]() |
*停權中*
加入日期: Oct 2003 您的住址: 蒸籠
文章: 1,149
|
引用:
等會 ~ n是代表啥 ? Prefetch的意義雖然之前有問過雜誌社 , 但是還是無法完全去理解想像 ~ 而且SDRAM , SGRAM , DDR I , DDR II , RAMBUS , GDDR都不一樣 , 能請大大再指點一二嗎 ? 謝謝 !! 此文章於 2004-09-02 12:26 PM 被 呆子饅頭 編輯. |
|
![]() |
![]() |