![]() |
||
|
Senior Member
![]() ![]() ![]() 加入日期: Oct 2001 您的住址: 淹水的地方
文章: 1,023
|
引用:
FSB400會有4個並行的匯流排.丟到RAM時.. 可能就會有記憶體衝突.這點是記憶體無法處理. 4個匯流排都陸續丟出東西.所以RAM BUS才需用一對. 這點你可以查一下吧..ㄏ..ㄏ..ㄏ.. 雙CPU的多工知道吧.. L1管線跟L2管線的增加是X2.. 但是實際上的效能並非X2... 所以說倍增的"嫌疑" 你好像不知道唄 ![]() |
||||||||
|
|
|
Major Member
![]() 加入日期: Sep 2001
文章: 102
|
引用:
FSB400會有4個並行的匯流排???? 那FSB533不就有5.33個並行的匯流排了?? 匯流排還可以有小數? 匯流排只有一個,會叫FSB400的原因是因為Intel在P4 的bus上使用QDR 的技術,所以在一個clock cycle內可以可以對data bus做4次的sample 4倍的資料量乘外頻100MHz, 所以是 400MHz 的FSB 同樣的, 533FSB只是外頻變成133MHz, 其他都一樣。 另外,memory bus是接到Chipset上面,並不是直接接到CPU上面, 所以 memory 要不要一次用一對,基本上跟CPU扯不上關係 Dual processor跟L1, L2的pipeline深度也沒有關係 兩個CPU各管各的,怎麼會有「管線的增加是X2」這種說法出現???? |
|||
|
|
|
Senior Member
![]() ![]() ![]() 加入日期: Oct 2001 您的住址: 淹水的地方
文章: 1,023
|
引用:
你好像搞錯我的意思啦..去找找POWER4這個東西吧.. 基本上只有一個通道.但是雙CPU丟出東西時. 會有搶BUS的衝突.所以到記憶體那你會有分頁的問題. SMP是雙CPU.SMT是單CPU雙核心(其中一個是邏輯).. 如果雙CPU的效能是1.3-1.7倍.. 那麼再SMT的架構上.可以有類似的效能. 且只是在CPU的入口通道上做手腳.. 我也知道P4的400FSB跟533FSB.. 只是這樣解釋好像也行.. 它會有上兩行跟下兩行.. 所以是100X4..假裝是4個匯流排. 但是實際上仍是一個.. 管線的話是這樣的.1個CYCLE(不知道有沒有拼錯). 可以處理9個指令(K7).但是實際上卻只有兩個多一點點.. 所以我把它稱為管線..來自水管..ㄏ..ㄏ..ㄏ.. ![]() |
|
|
|