瀏覽單個文章
0936010
Master Member
 
0936010的大頭照
 

加入日期: May 2001
文章: 2,239
引用:
作者Reich 唐
還有一個問題,就是記憶體控制器的速度。

K8的記憶體控制器內建在CPU裡面,所以應該是跑CPU的時脈?

而P4的記憶體控制器在北橋,那這個記憶體控制器的時脈(以200外頻的P4為例)究竟是200MHz還是QDR之後的800MHz?


K8 RAM的CLK由於是CPU所吐出來的,所以勢必會以CPU ref CLK(200MHz)作為調整,因此很單純就是CPU ref CLK乘上一個係數(3:4或是1:1)就是RAM CLK。

P4的RAM CLK是由系統匯流排的CLK作為調整,因此也是很單純就是System bus ref CLK(100/133/200MHz)乘上一個係數(3:4或是1:1或是4:5)就是RAM CLK。QDR之後並不是ref CLK,所以不能用來作為其他地方的參考用途。

總之現在的BUS很多都不是以REF CLK作為實際動作頻率,而是以REF CLK作內部的倍頻或是STROBE的利用來產生更高速的動作頻率。
     
      
舊 2004-09-01, 08:48 PM #21
回應時引用此文章
0936010離線中