CPU VRM 端電容耐壓,個人印象,主要看是負責 12V 輸入還是在 CPU core 電壓輸出。
以 Intel® 865G/865GV/865PE/865P Chipset Platform Design Guide 為例,第 239 頁就有說他的要求。當然,若使用不同的控制 IC 與主機板有所更動,可能要求的值會略有不同,不過數據倒是具有參考價值啦~
http://developer.intel.com/design/c...gnex/252518.htm
[EDITED]
想想,乾脆順便把部分資料附上來,雖然原始 pdf 檔真的不錯,intel 的 design guide 算是廠商中寫的不錯的「範本」(範本的意思是... 不言而喻...

),表 98:
Table 98. Decoupling Requirements
輸入端
(4) Al Electrolytic 1200 µF16V 2.1A Ripple / 22 mΩ / 30 nH
(4) 1206 pkg 4.7 µF / 6 mΩ / 1.1 nH
輸出端
(10) Aluminum Polymer 560µF / 5 mΩ / 4 nH
(24) 1206 pkg 22 µF X5R / 3.5 mΩ / 1.4 nH
PS: 上述數據代表~
(數目) 電容規格 / 電容 ESR / 電容 ESL
